PL-T5050ICRGB-8是一款全彩新8腳貼片內(nèi)置IC燈珠。該燈珠是一款全彩燈珠,內(nèi)置IC封裝。采用的是5050全銅支架,有8個(gè)腳位,純金線焊接,適合一些用在多腳位的FPCB線路板,或者是一些多腳位的方案上。該燈珠最大的特點(diǎn)是一個(gè)燈珠可以帶動(dòng)兩個(gè)普通的RGB燈珠跑馬,在產(chǎn)品成本上可以大大降低了成本費(fèi)用。廣泛應(yīng)用于跑馬燈帶產(chǎn)品,因?yàn)橐活wSK6812-8燈珠可以帶動(dòng)2顆常規(guī)的5050RGB,所以在幻彩燈條上大大降低了燈珠物料成本。
功能特點(diǎn)
SK1914燈珠把IC 驅(qū)動(dòng)晶片與RGB 芯片集成在一個(gè)8腳5050封裝中,構(gòu)成一個(gè)完整的像素點(diǎn)
驅(qū)動(dòng) IC 晶片采用串行歸一碼的通訊方式
驅(qū)動(dòng) IC 內(nèi)置 5V 穩(wěn)壓管,串接電阻電壓支持 DC6~24V,在此工作電壓下可帶普通 RGB 光源
驅(qū)動(dòng) IC 固定恒流輸出 18mA,256 級(jí) PWM 輝度可調(diào)
內(nèi)置上電復(fù)位電路,上電復(fù)位后所有寄存器初始化為零
數(shù)據(jù)傳輸速率 800Kbps,當(dāng)刷新速度 30 幀/秒時(shí),級(jí)聯(lián)點(diǎn)數(shù)可以不低于 1024 個(gè)像素點(diǎn), 當(dāng)刷新速度 15 幀/秒時(shí),級(jí)聯(lián)點(diǎn)數(shù)可以不低于 2048 個(gè)像素點(diǎn)
SK1914燈珠 為串行單線雙通道傳輸支持?jǐn)帱c(diǎn)續(xù)傳功能,芯片雙通道數(shù)字接口(DIN、FDIN)可互相切換輸入,D0 腳轉(zhuǎn)發(fā)級(jí)聯(lián)的數(shù)據(jù),做到信號(hào)不因某顆驅(qū)動(dòng)異常而影響其他正常工作,提高產(chǎn)品穩(wěn)定性。
驅(qū)動(dòng) IC 內(nèi)置信號(hào)自動(dòng)整形電路,對(duì)控制器或上一個(gè)芯片傳來的可能失真的數(shù)據(jù)信號(hào)進(jìn)行修正,調(diào)整為標(biāo)準(zhǔn)數(shù)據(jù)波形后再轉(zhuǎn)發(fā)給下級(jí),使信號(hào)不隨級(jí)聯(lián)變遠(yuǎn)而出現(xiàn)失真或衰減
SK6812-8外形尺寸及引腳圖(單位 mm)
SK6812-8腳功能
引腳名稱 | 引腳序號(hào) | I/O | 功能說明 |
OUTG | 1 | O | 接綠燈,恒流輸出 |
OUTR | 2 | O | 接紅燈,恒流輸出 |
OUTB | 3 | O | 接藍(lán)燈,恒流輸出 |
DO | 4 | O | 數(shù)據(jù)輸出 |
DIN | 5 | I | 數(shù)據(jù)輸入 |
GND | 6 | -- | 電源地 |
FDIN | 7 | I | 數(shù)據(jù)輸入 2 |
VDD | 8 | -- | 電源正極 |
SK6812-8內(nèi)置 LED 燈芯光電參數(shù):
發(fā)光顏色 | 主波長(nm) | 光通量(LM) | 工作電壓(V) | 工作電流(mA) | MCD |
紅光 R | 620-625 | 2-3 | 2.0-2.2 | 18mA | 500-800 |
綠光 G | 520-525 | 6-7 | 2.8-3.0 | 18mA | 1400-2000 |
藍(lán)光 B | 465-470 | 1-2 | 3.0-3.2 | 18mA | 300-600 |
內(nèi)置驅(qū)動(dòng)芯片電氣及開關(guān)特性
參數(shù)名稱 | 參數(shù)符號(hào) | 測(cè)試條件 | 最小值 | 典型值 | 最大值 | 單位 |
高電平輸入電壓 | Vih | VDD=5.0V | 3.5 | VDD | V | |
低電平輸入電壓 | Vil | VDD=5.0V | 0 | 1.5 | V | |
靜態(tài)電流 | IDD | VDD=4.0V,GND=0V, | 0.5 | 1.2 | 1.5 | mA |
其他端口懸空 | ||||||
OUT 輸出漏電流 | Iolkg | OUTR,OUTG, | 0.5 | μA | ||
OUTB=OFF,Vout=24.0V | ||||||
通道間恒流誤差 | Iolc0 | OUTR,OUTG, | ±3 | % | ||
OUTB=ON,Vout=3.0V | ||||||
芯片間恒流誤差 | Iolc1 | OUTR,OUTG, | ±5 | % | ||
OUTB=ON,Vout=3.0V | ||||||
傳輸延遲時(shí)間 | Tplz | DIN → DO | 155 | ns | ||
輸入電容 | Ci | 15 | pF | |||
時(shí)序特性(T0/T1 周期= 1.25μs±150ns)
參數(shù)名稱 | 符號(hào) | 測(cè)試條件 | 最小值 | 典型值 | 最大值 | 單位 | |||||||||||||||||||||||||||||||||||||
輸入 0 碼,低電平時(shí)間 | T0l | 310 | 360 | 410 | ns | ||||||||||||||||||||||||||||||||||||||
輸入 1 碼,低電平時(shí)間 | T1l | VDD=5.0V | 650 | 720 | 1000 | ns | |||||||||||||||||||||||||||||||||||||
輸出 0 碼,低電平時(shí)間 | T0l’ | GND=0V | 350 | ns | |||||||||||||||||||||||||||||||||||||||
輸出 1 碼,低電平時(shí)間 | T1l’ | 700 | ns | ||||||||||||||||||||||||||||||||||||||||
Reset 碼,高電平時(shí)間 | Treset | 200 | 20000 | μs | |||||||||||||||||||||||||||||||||||||||
程序調(diào)試應(yīng)用說明
1.完整數(shù)據(jù)結(jié)構(gòu)
C1 | C2 | D1 | D2 | D3 | D4 | … | Dn | Reset | C1 | C2 | D1 | D2 | D3 | D4 | … | Dn | Reset |
C1、C2 為模式設(shè)置命令,各包含 24bit 數(shù)據(jù)位,每個(gè)芯片都會(huì)接收并轉(zhuǎn)發(fā) C1、C2,其中 C1 為命令碼,C2 為檢驗(yàn)反碼。
D1、D2、D3、D4、……、Dn 為各芯片的 PWM 設(shè)置命令,數(shù)據(jù)格式相同,D1 表示級(jí)聯(lián)第 1 顆芯片的顯示數(shù)據(jù)包,Dn 表示級(jí)聯(lián)第 n 顆芯片的顯示數(shù)據(jù)包,每個(gè)顯示數(shù)據(jù)包包含 24bit 數(shù)據(jù)位。
Reset 表示復(fù)位信號(hào),高電平有效。
2.工作模式設(shè)置
SK6812-8 內(nèi)置的芯片采用串行歸一碼的通訊方式。芯片接收顯示數(shù)據(jù)前需要配置正確的工作模式,選擇接收顯示數(shù)據(jù)。芯片復(fù)位開始接收 C1C2 數(shù)據(jù),模式設(shè)置命令共有 3 種:
(1)0xFFFFFF_000000 命令為正常工作模式:
在此模式下,首次默認(rèn) DIN 接收顯示數(shù)據(jù),芯片檢測(cè)到該端口有信號(hào)輸入則一直保持該端口接收,如果超過 300ms 未接收到數(shù)據(jù),則切換到 FDIN 接收顯示數(shù)據(jù),芯片檢測(cè)到該端口有信號(hào)輸入則一直保持該端口接收,如果超過 300ms 未接收到數(shù)據(jù),則再次切換到 DIN 接收顯示數(shù)據(jù)。DIN 和 FDIN 依此循環(huán)切換,接收顯示數(shù)據(jù)。
(2)0xFFFFFA_000005 命令為 DIN 工作模式:
在此模式下,芯片只接收 DIN 端輸入的顯示數(shù)據(jù),F(xiàn)DIN 端數(shù)據(jù)無效。(3)0xFFFFF5_00000A 命令為 FDIN 工作模式:
在此模式下,芯片只接收 FDIN 端輸入的顯示數(shù)據(jù),DIN 端數(shù)據(jù)無效。
3、顯示數(shù)據(jù) Dn 的數(shù)據(jù)格式
每個(gè)顯示數(shù)據(jù)包包含 8×3bit 數(shù)據(jù)位,高位先發(fā)。
G[7:0]:用于設(shè)置 OUTR 輸出的 PWM 占空比。全 0 碼為關(guān)斷,全 1 碼為占空比最大,256 級(jí)可調(diào)。
R[7:0]:用于設(shè)置 OUTG 輸出的 PWM 占空比。全 0 碼為關(guān)斷,全 1 碼為占空比最大,256 級(jí)可調(diào)
B[7:0]:用于設(shè)置 OUTB 輸出的 PWM 占空比。全 0 碼為關(guān)斷,全 1 碼為占空比最大,256 級(jí)可調(diào)。
5、數(shù)據(jù)接收和轉(zhuǎn)發(fā)
其中 S1 為控制器 Di 端口發(fā)送的數(shù)據(jù),S2、S3、S4 為級(jí)聯(lián)芯片轉(zhuǎn)發(fā)的數(shù)據(jù)??刂破?Di 和 Fi2 端口數(shù)據(jù)結(jié)構(gòu):C1C2D1D2D3D4……Dn;控制器 Fi 端口數(shù)據(jù)結(jié)構(gòu):C1C2DxD1D2D3……Dn;
其中,Dx 為任意 24bit 數(shù)據(jù)位。
芯片級(jí)聯(lián)和數(shù)據(jù)傳輸并轉(zhuǎn)發(fā)過程如下:控制器發(fā)送數(shù)據(jù) S1,芯片 1 接收 C1 和 C2 進(jìn)行校驗(yàn),如果命令正確,則轉(zhuǎn)發(fā) C1 和 C2,同時(shí)吸收 D1,如果此時(shí)沒有 Reset 復(fù)位信號(hào),芯片 1 將一直轉(zhuǎn)發(fā)控制器繼續(xù)發(fā)來的數(shù)據(jù);芯片 2 也接收 C1 和 C2 進(jìn)行校驗(yàn),如果命令正確,則轉(zhuǎn)發(fā) C1 和 C2,同時(shí)吸收 D2,如果此時(shí)沒有 Reset 復(fù)位信號(hào),芯片 2 將一直轉(zhuǎn)發(fā)芯片 1 繼續(xù)發(fā)來的數(shù)據(jù)。依此類推,直到控制器發(fā)送 Reset 復(fù)位信號(hào),所有芯片將會(huì)復(fù)位并把各自接收到的 24bit 顯示數(shù)據(jù)解碼后控制 OUT 端口輸出,完成一個(gè)數(shù)據(jù)刷新周期,芯片又回到接收準(zhǔn)備狀態(tài)。Reset 高電平有效,保持高電平時(shí)間大于 200μ s,芯片復(fù)位。
芯片采用自動(dòng)整形轉(zhuǎn)發(fā)技術(shù),信號(hào)不會(huì)失真衰減,使得該芯片的級(jí)聯(lián)個(gè)數(shù)不受信號(hào)傳送的限制,僅僅受限刷屏速度要求。并且對(duì)于所有級(jí)聯(lián)在一起的芯片,數(shù)據(jù)傳輸?shù)闹芷谑且恢碌摹?/span>
SK6812-8 典型應(yīng)用電路
常規(guī)開關(guān)電源還有 DC24V,當(dāng)為 24V 供電時(shí)可以做到帶 5 顆或 6 顆普通,原理圖可參考 DC12V 應(yīng)用,只是通道電阻需要相應(yīng)變更合適阻值即可。
為防止產(chǎn)品在測(cè)試時(shí)帶電插拔產(chǎn)生的瞬間高壓導(dǎo)致芯片信號(hào)輸入輸出引腳損壞,應(yīng)該在信號(hào)輸入及輸出腳串接 100Ω 保護(hù)電阻。此外,圖中各芯片的 104 退耦電容不可缺少,且走線到芯片的 VDD 和 GND 腳應(yīng)盡量短,以達(dá)到最佳的退耦效果,穩(wěn)定芯片工作。
+86-755-29002358
郵箱:sales@planckled.com
地址:深圳市寶安區(qū)石巖鎮(zhèn)恒超工業(yè)園A棟三樓
掃碼咨詢